题名:
|
基于Quartus Prime的FPGA/CPLD数字系统设计实例 / 周润景, 南志贤, 张玉光编著 , |
ISBN:
|
978-7-121-34919-5 价格: CNY99.00 |
语种:
|
chi |
载体形态:
|
468页 图 26cm |
出版发行:
|
出版地: 北京 出版社: 电子工业出版社 出版日期: 2018 |
内容提要:
|
本书以Altera公司全新推出的Quartus Prime16.1为设计平台,结合大量的实例来介绍基于FPGA/CPLD数字系统的设计方法。书中的例子包含了简单的数字逻辑电路实例、数字系统设计实例及复杂的数字控制系统设计实例,由浅入深地介绍了采用Quartus Prime16.1进行数字系统开发的设计流程、设计思想和设计技巧。 |
主题词:
|
可编程序逻辑阵列 系统设计 |
中图分类法:
|
TP332.1 版次: 5 |
主要责任者:
|
周润景 编著 |
主要责任者:
|
南志贤 编著 |
主要责任者:
|
张玉光 编著 |
版次:
|
4版 |
索书号:
|
3 |
索书号:
|
3 |