题名:
|
FPGA/ASIC高性能数字系统设计 / 李洪革编著 , |
ISBN:
|
978-7-121-12070-1 价格: CNY36.00 |
语种:
|
chi |
载体形态:
|
Ⅸ,328页 图 26cm |
出版发行:
|
出版地: 北京 出版社: 电子工业出版社 出版日期: 2011 |
内容提要:
|
本书是高性能数字集成系统设计的基础教材,作者从硬件描述语言Verilog HDL描述入手,重点阐述了高性能集成化数字电路的电路结构、面积优化、时序优化、速度优化、功耗优化和可重构设计等问题。本书还给出了复杂数字系统的两种实现方案FPGA/ASIC的具体实现方案。全书共分11章,主要包含复杂数字系统设计问题前瞻、Verilog HDL语言基础、电路结构优化、状态机及数据路径、时序/时钟域、低功耗、可重构设计及其具体FPGA/ASIC设计实现方法。本书通过大量设计实例讨论高性能设计思想和方法,同时,针对当前工业界人士的问题和需求,有的放矢地分析和解释了相关具体设计案例。 |
主题词:
|
可编程序逻辑器件 数字系统 |
主题词:
|
集成电路 电路设计 |
中图分类法:
|
TP332.1 版次: 5 |
中图分类法:
|
TN402-43 版次: 5 |
主要责任者:
|
李洪革 编著 |
附注:
|
电子信息与电气学科规划教材·电子信息科学与工程类专业 |